日韩av偷拍-无码人妻丰满熟妇区五十路-怡红院av亚洲一区二区三区h-中文字幕久久一区二区三区-黄色午夜网站-69视频网站-久久无码中文字幕久久无码app-诱惑网综合-xxx69-久久综合加勒比-久久综合网欧美色妞网-自拍偷拍精品视频-色综合天天-国产一区二区色-欧美日日夜夜-天堂在线视频观看-一级黄色片看看

TDA2030功放電路圖 電動(dòng)車充電器電路圖 電子電路 功放電路 電子制作 集成塊資料 電子報(bào) pcb 變壓器 元器件知識(shí) 逆變器電路圖 電路圖 開(kāi)關(guān)電源電路圖 傳感器技術(shù) led 電磁兼容
電子電路圖
當(dāng)前位置: 首頁(yè) > 電子電路 > 設(shè)計(jì)編程

超詳細(xì)的FPGA芯片解讀(圖文)

時(shí)間:2019-01-28 21:09:47來(lái)源:網(wǎng)絡(luò) 作者:admin 點(diǎn)擊:
近日,有媒體報(bào)道稱,北京微電子技術(shù)研究所日前成功研制出國(guó)內(nèi)首個(gè)自主可控的宇航用千萬(wàn)門級(jí)高性能高可靠FPGA(現(xiàn)場(chǎng)可編程門陣列)芯片。FPGA一直是國(guó)內(nèi)的短板,市場(chǎng)基本被

近日,有媒體報(bào)道稱,北京微電子技術(shù)研究所日前成功研制出國(guó)內(nèi)首個(gè)自主可控的宇航用千萬(wàn)門級(jí)高性能高可靠FPGA(現(xiàn)場(chǎng)可編程門陣列)芯片。

FPGA一直是國(guó)內(nèi)的短板,市場(chǎng)基本被國(guó)外壟斷。據(jù)統(tǒng)計(jì),2017年國(guó)內(nèi)超過(guò)100億元的FPGA市場(chǎng)中,國(guó)產(chǎn)市占率僅為4%。目前,全球FPGA市場(chǎng)基本被四大巨頭壟斷:Xilinx(賽靈思)、Intel英特爾,此前收購(gòu)了Altera)、Lattice(萊迪思)、Microsemi(美高森美)。國(guó)內(nèi)FPGA廠商有高云半導(dǎo)體、京微齊力、上海安路、紫光同創(chuàng)、AGM和上海復(fù)旦微等。

:紫光同創(chuàng)

隨著消費(fèi)電子和通信等終端設(shè)備需求總量的增長(zhǎng),人工智能、大數(shù)據(jù)、云計(jì)算、智能汽車以及物聯(lián)網(wǎng)邊緣計(jì)算的發(fā)展,對(duì)FPGA的需求也將大增。相比于CPUGPU,F(xiàn)PGA并不廣為大眾所熟知。接下來(lái)我們也為您簡(jiǎn)單介紹下這一“萬(wàn)能芯片”。

什么是FPGA?

FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。

FPGA利用小型查找表(16×1RAM)來(lái)實(shí)現(xiàn)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器再來(lái)驅(qū)動(dòng)其他邏輯電路或驅(qū)動(dòng)I/O,由此構(gòu)成了既可實(shí)現(xiàn)組合邏輯功能又可實(shí)現(xiàn)時(shí)序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線互相連接或連接到I/O模塊。

FPGA的邏輯是通過(guò)向內(nèi)部靜態(tài)存儲(chǔ)單元加載編程數(shù)據(jù)來(lái)實(shí)現(xiàn)的,存儲(chǔ)在存儲(chǔ)器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯(lián)接方式,并最終決定了FPGA所能實(shí)現(xiàn)的功能,F(xiàn)PGA允許無(wú)限次的編程。

FPGA的特點(diǎn)

1.采用FPGA設(shè)計(jì)ASIC電路(專用集成電路),用戶不需要投片生產(chǎn),就能得到合用的芯片。

2.FPGA可做其它全定制或半定制ASIC電路的中試樣片。

3.FPGA內(nèi)部有豐富的觸發(fā)器和I/O引腳。

4.FPGA是ASIC電路中設(shè)計(jì)周期最短、開(kāi)發(fā)費(fèi)用最低、風(fēng)險(xiǎn)最小的器件之一。

5.FPGA采用高速CMOS工藝,功耗低,可以與CMOS、TTL電平兼容。

FPGA編程技術(shù)

目前,市場(chǎng)上有三種基本的FPGA編程技術(shù):SRAM、反熔絲、Flash。其中,SRAM是迄今為止應(yīng)用范圍最廣的架構(gòu),主要因?yàn)樗俣瓤烨揖哂锌芍鼐幊棠芰,而反熔絲FPGA只具有一次可編程能力;贔lash的FPGA是比較新的技術(shù),也能提供可重編程功能。

基于SRAM的FPGA器件經(jīng)常帶來(lái)一些其他的成本,包括啟動(dòng)PROMS支持安全和保密應(yīng)用的備用電池等;贔lash和反熔絲的FPGA沒(méi)有這些隱含成本,因此可保證較低的總系統(tǒng)成本。

1.基于SRAM的FPGA

這類產(chǎn)品是基于SRAM結(jié)構(gòu)的可再配置型器件,通電時(shí)要將配置數(shù)據(jù)讀入片內(nèi)SRAM中,配置完成就可進(jìn)入工作狀態(tài)。斷電后SRAM中的配置數(shù)據(jù)丟失,F(xiàn)PGA內(nèi)部邏輯關(guān)機(jī)也隨之消失,這種基于SRAM的FPGA可反復(fù)使用。

2.反熔絲FPGA

采用反熔絲編程技術(shù)的FPGA內(nèi)部具有反熔絲陣列開(kāi)關(guān)結(jié)構(gòu),其邏輯功能的定義由專用編程器根據(jù)設(shè)計(jì)實(shí)現(xiàn)所給出的數(shù)據(jù)文件,對(duì)其內(nèi)部反熔絲真累進(jìn)行燒錄,從而使器件實(shí)現(xiàn)相應(yīng)的邏輯功能。

這種器件的缺點(diǎn)是只能一次性編程,有點(diǎn)是具有高抗干擾性和低功耗,適合于要求高可靠性、高保密性的定型產(chǎn)品。

3.基于Flash的FPGA

在這類FPGA器件中集成了SRAM和非易失性EEPROM兩類存儲(chǔ)結(jié)構(gòu)。其中SRAM用于在器件正常工作時(shí)對(duì)系統(tǒng)進(jìn)行控制,而EEPROM則用來(lái)裝載SRAM。由于這類FPGA將EEPROM集成在基于SRAM工藝的現(xiàn)場(chǎng)可編輯器件中,因而可以充分發(fā)揮EEPROM的非易失性和SRAM的重配置性。

斷電后,配置信息保存在片內(nèi)的EEPROM重,因此不需要片外的配置芯片,有助于降低系統(tǒng)成本、提高設(shè)計(jì)的安全性。

FPGA芯片結(jié)構(gòu)

FPGA芯片主要由三部分組成,分別是IOE(inputoutputelement,輸入輸出單元)、LAB(logicarrayblock,邏輯陣列塊,對(duì)于Xilinx稱之為可配置邏輯塊CLB)和Interconnect(內(nèi)部連接線)。

1.IOE

IOE是芯片與外部電路的物理接口,主要完成不同電氣特性下輸入/輸出信號(hào)的驅(qū)動(dòng)與匹配要求,比如從基本的LVTTL/LVCMOS接口到PCI/LVDS/RSDS甚至各種各樣的差分接口,從5V兼容到3.3V/2.5V/1.8V/1.5V的電平接口,下面是ALTERA公司的CycloneIVEP4CE115F29設(shè)備的IOE結(jié)構(gòu)。

FPGA的IOE按組分類,每組都能夠獨(dú)立地支持不同的I/O標(biāo)準(zhǔn),通過(guò)軟件的靈活配置,可匹配不同的電器標(biāo)準(zhǔn)與IO物理特性,而且可以調(diào)整驅(qū)動(dòng)電流的大小,可以改變上/下拉電阻,CycloneIV設(shè)備有8個(gè)IOblank(組),見(jiàn)下圖:

2.LAB

LAB是FPGA的基本邏輯單元,其實(shí)際的數(shù)量和特性依據(jù)所采用的器件的不同而不同,EP4CE115F29設(shè)備的每個(gè)LAB的布局包括16個(gè)LE、LAB控制信號(hào)、LEcarrychains、Registerchains和Localinterconnect,其LAB結(jié)構(gòu)圖如下:

LE是CycloneIV設(shè)備最小的邏輯單元,每個(gè)LE主要有LUT和寄存器組成的。

查找表LUT(Look-Up-Table)其本質(zhì)是一個(gè)靜態(tài)存儲(chǔ)器SRAM,目前FPGA多采用4輸入的LUT,每個(gè)LUT可以看作一個(gè)有4位地址線的16x1的RAM。當(dāng)我們通過(guò)原理圖或HDL語(yǔ)言描述了一個(gè)邏輯電路后,F(xiàn)PGA開(kāi)發(fā)軟件會(huì)自動(dòng)計(jì)算邏輯電路的所有可能的結(jié)果,并把結(jié)果事先寫入RAM。

這樣,在FPGA工作時(shí),每輸入一個(gè)信號(hào)進(jìn)行邏輯運(yùn)算就等于輸入一個(gè)地址進(jìn)行查表,找出地址對(duì)應(yīng)的內(nèi)容,然后輸出。

3.Interconnect

FPGA內(nèi)部連接線很豐富,根據(jù)數(shù)據(jù)手冊(cè)的描述,主要有Rowinterconnect、columninterconnect、Directlinkinterconnect、Localinterconnect和Registerchaininterconnect(寄存器之間連接的連接線)。

內(nèi)部連接線聯(lián)通FPGA內(nèi)部的所有單元,而連線的長(zhǎng)度和工藝決定著信號(hào)再連接線上的驅(qū)動(dòng)能力和傳輸速度。在實(shí)際開(kāi)發(fā)中,設(shè)計(jì)者不需要直接選擇連接線,布局布線器可自動(dòng)地根據(jù)輸入邏輯網(wǎng)表(這由綜合生成)的拓?fù)浣Y(jié)構(gòu)和約束條件選擇連接線來(lái)連通各個(gè)邏輯單元,所以,從本質(zhì)上來(lái)說(shuō),布線資源的使用方法和設(shè)計(jì)的結(jié)果有密切和直接、直接的關(guān)系。容-源-電-子-網(wǎng)-為你提供技術(shù)支持

本文地址:http://m.zhongyiwenxian.com.cn/dz/22/15486810413124.shtml


本文標(biāo)簽:


.
123下一頁(yè)尾頁(yè)
頂一下
0%
返回首頁(yè)
0
0%

------分隔線----------------------------
發(fā)表評(píng)論
請(qǐng)自覺(jué)遵守互聯(lián)網(wǎng)相關(guān)的政策法規(guī),嚴(yán)禁發(fā)布色情、暴力、反動(dòng)的言論。
表情:
名稱: E-mail: 驗(yàn)證碼: 匿名發(fā)表
發(fā)布文章,推廣自己產(chǎn)品。
五河县| 呼图壁县| 陇西县| 赫章县| 博白县| 寻甸| 万年县| 成武县| 博兴县| 凭祥市| 来安县| 武清区| 涡阳县| 吉林省| 颍上县| 连山| 巴南区| 神池县| 大渡口区| 剑阁县| 蒲城县| 紫云| 赤峰市| 桑植县| 治多县| 东城区| 九江市| 南投市| 河东区| 尉犁县| 乐都县| 宁陕县| 河西区| 富川| 尼玛县| 昆明市| 子长县| 靖远县| 余干县| 仙游县| 土默特右旗|